电子技术自主测试平台
2006年 6月
1.在观测加法器实验的输出信号时,
输入端 V1=5V (正弦 ) V2=5V(直
流),示波器应该用的通道耦合方式
是 __________。
答 案
2.在两极电流串联负反馈电路
实验中,加大反馈深度,则
Bw______,
Ri_______,Ro______。
答 案
3.在使用 HP54645D示波器的时候,
波形幅度测量中 VPP,Vrms,Vavg的
含义分别是 _____________、
_______________、
________________。
答 案
4.负载电阻变化对放大电路
静态工作点有无影响?对电
压放大倍数有无影响?
答 案
5.实验中测得放大电路空载输出电
压 Vrms=4V,接入 3KΩ电阻负载
后,输出电压为 Vrms=3V。求出
放大电路的输出电阻。
答 案
6,在, 单级低频放大器, 实验中,
测量电路的静态工作点时,电路的
电源( +12V)是否要连接,电路
的输入端是否要接函数发生器的输
出信号,为什么?
答 案
7,根据集成电路功能
可以将集成电路分为三
类,它们是,
和 。
答 案
8.以下芯片是实现什么功能的芯片,
74LS04___________,
74LS10___________,
74LS147__________,
74LS164___________。
答 案
9.如何判断实验箱上的数码管
的好坏?简述测试方法。
答 案
10.如何用 HP33120A信号发生器输
出已调制波,要求 Ma为 80%,载波
是频率是 10K、幅值是 1V的正弦波,
调制波是 500Hz的正弦波。
答 案
11.直流偏置电路的作用是为放大电
路设定合适的工作点,以保证放大
器完成信号的 放大。
答 案
12.用运算放大器作反比例放大时,
其放大公式是 __________。如果
Ri=20K,Rf=120K则 Av=_________。
答 案
13.对电压放大器的主要要求是
___________________________,
讨论的主要技术指标是
___________,__________,
___________。
答 案
14.对功率放大器所关心的主
要问题是,,
和 。
答 案
15.目前成熟的集成逻辑技术主要
有, 和 三种。
答 案
16.实验箱上的状态显示 (发光二极管 )分为
和,当搬键开关置 时,接
高电平时发光二极管红灯亮,当搬键开关
置 时,接低电平时发光二极管绿灯
亮。
答 案
17.一般情况集成芯片管脚是
如何排列的?怎样辨认。
答 案
18,TTL集成芯片的工作电压是
_________伏,CMOS集成芯
片的工作电压是 _________伏 。
答 案
19.在放大器实验中,输出阻值
的大小决定放大器的 能
力。
答 案
20.在单管放大器实验中,从实验结果
得出,RL的阻值加大则 Av_____; RL
的阻值减小则 Av________。
答 案
21.在单管放大器实验中,静
态工作点偏高可能会引起
失真,静态工作点偏低可能
会引起 失真。
答 案
22.在电压串联负反馈实验中,加
入负反馈后,Av变 _______。
Ri_______。 Ro变 _______。
BW0.7变 _______。
答 案
23.三极管组成的放大电路,在正常放大工
作状态时,测得该管三个管脚对地的电位
分别是 V1=2V,V2=3.8V,V3=4V,试问
此三极管的类型为 ________,管脚 1为 _____
极,管脚 2为 _____极,管脚 3为 _____极。
答 案
24.有源滤波器是一种使 信号
通过,而同时抑制 信号的电
子装置。
答 案
25.集成电路运算放大器是一种
高,高 和低 的
多级 放大电路。
答 案
26.为什么一个与非门的扇出系
数仅由输出低电平时的扇出系
数决定?
提 示
27.为什么 TTL与非门输入端悬空
相当于接高电平?实际电路中,
闲置管脚应如何处理?
提 示
28,TTL与非门的输出端能否并
联使用?为什么?
提 示
29,CMOS与非门闲置输入端应
如何处理?
提 示
30,TTL器件与 CMOS器件有
何不同?在什么场合适合选
用 CMOS器件?
提 示
31.总线传输时是否可以同时接
有 OC门和三态门?
提 示
32.三态逻辑门输出端是否可以
并联?并联时其中一路处于工
作状态,其余三态门输出端应
为何种状态?
提 示
33.异或门经常被用作可控反向
器,试说明该功能是如何实现
的?
提 示
34.优先编码器 74LS148中,
S=0,I1=I5=I6=0时,输出端 Y2、
Y1,Y0应为什么?
提 示
35.如何判断组合电路是否存
在冒险现象?该怎样消除?
提 示
36,全加器除了做运算电路以外,
用全加器和门电路还可以组成码制
变换译码器。例如,BCD码-余三
码的转换,如何利用四位全加器
74LS283实现?
提 示
37.了解串行进位与超前进位两种进
位方式。当运算位数较多时,通过
MAXPLUSⅡ 分析比较,采用何种
方式会得到更快的运算速度?
提 示
38.如何利用 74LS85对二十四
位数进行比较?
提 示
39.在进行多位二进制数比较
时,串联实现与并联实现的
工作速度如何?
提 示
40,74LS90可以组成几进
制的计数器?
提 示
41.将编码器、译码器和七段显示器
连接起来,接通电源后数码管显示
0,试通过设计去掉 0显示,使在
没有数据输入时,数码管无显示?
提 示
42,BCD-七段译码 /显示器驱
动数码管,是否要在译码器与
数码管之间串接电阻,为什么?
提 示
43.用与非门构成的基本 RS触
发器的约束条件是什么?如果
改用或非门构成基本 RS触发
器,其约束条件又是什么?
提 示
44.试说明 DAC0832是什么芯片。
提 示
45.在使用集成电路的过程中,
需要注意哪些问题?
提 示
46.74LS194和 74LS195是
什么芯片?指出它们的异同
点。
提 示
47.同步计数器与异步计数器
有何区别,试结合本实验加
以说明?
提 示
48,计数器与分频器有何区别?
提 示
49.如何利用 74LS193设计二
十四进制计数器?
提 示
50,74LS193为可逆计数器,完
成加减计数时有何差别?
提 示
51.如果在实验电路中,将 NPN
型晶体管换成 PNP型晶体管,
试问电源电压及电解电容极性
应如何改动?
提 示
52.在示波器上显示的 NPN和 PNP
型晶体管放大器输出电压的饱和
失真波形和截止失真波形是否相
同?叙述其理由 。
提 示
53.放大器的外接负载 RL对放大器
的动态范围有何影响?在什么情
况下,可近似认为 RL对动态范
围没有影响?
提 示
54.在单级放大器实验中,电源电压
UCC为 +12V。若测得的静态工作点
的电压值为,UB=0.3V,UC=11V、
UE=0.01V,则此时三极管工作在什
么状态下?
提 示
55.在单级放大器实验中,电源电压
UCC为 +12V。若测得的静态工作点
的电压值为,UB=2.3V,UC=1.9V、
UE=1.6V,则此时三极管工作在什么
状态下?
提 示
56.在单级低频放大器实验中,若
输出波形出现顶部被切的失真波
形,是什么失真?如何通过调节
B极的偏置电阻来消除失真?
提 示
57.在单级低频放大器实验中,若输出
波形出现底部被切的失真波形,是什
么失真?如何通过调节三极管 B极的
偏置电阻来消除失真?
提 示
58,怎样用示波器来测量调幅
系数 Ma?
提 示
59.如何测量放大器的通频带?
提 示
60.如何用实验方法测量放大器的
输出电阻?
提 示
61.如何用实验方法测量放大器
的输入电阻?
提 示
62,HP33120A信号发生器的显
示屏上有, ~”和, offset”标志,
说明信号发生器此时输出的是
什么信号?
提 示
63.在运算放大器实验中,如图
若两个输入信号分别为,U1输入直流 3V,U2
输入正弦波 Upp=3V,f=1KHz。 用示波器观
测输出波形时, 通道的输入耦合方式是什么?
输出信号与输入的交流信号有什么不同?
?
+
1 k
1 k
1 k
U o
U i2
U i1
1 k
提 示
64.有源积分器的输入信号为方波,
若要在输出端输出不失真的三角
波信号,在选取时间常数 RC时,
应考虑哪些条件?
提 示
65.在峰值包络检波器实验中,
输出波形的惰性失真是由什么
原因引起的?
提 示
66.在峰值包络检波器实验中,
输出波形的负峰切割失真是由
什么原因引起的?
提 示
67.在峰值包络检波器实验中,若
从输入端输入高频等幅信号,检
波器的输出是什么信号?
提 示
68.在乘法器应用 — 调幅实验中,
输入的载波信号和调制信号的幅
度的大小不同,是否都能影响电
路输出的调幅波的调制系数?
提 示
69,在二极管包络检波实验中,
检波器输出波形有哪两种常见
的失真?
提 示
70.译码器 74LS47输出 平
有效,可与 数码管直接
相连。
提 示
71.译码器 74LS48输出 电
平有效,可与 数码管直
接相连。
提 示
72,74LS147的功能是 。
输入、输出均为 电平有效。
提 示
73.在全加器实验中,输入 A0— A3、
B0— B3均为, 0000”,而输出
为, 0001”。设芯片工作正常,
试分析原因。
提 示
74.同步时序电路与异步时序电
路的区别?
提 示
75.同步清零与异步清零的区别?
提 示
答 案
1.在观测加法器实验的输出信号时,
输入端 V1=5V (正弦 ) V2=5V(直
流),示波器应该用的通道耦合方式
是 DC。
答 案
2,1) 展宽,
2)增大,
3)增大 。
答 案
3,1)峰峰值,
2)有效值,
3)平均值。
答 案
4,1)无影响;
2)成正比。
???
?
?
?
?
? ??
??
?
?
??
?
?
?? KKR
V
V
R L
L
o
o 1313
4
1
答 案
5,
答 案
6,1)要连接,保证晶体管正常工作;
2)不接入,三极管工作在静态时禁止
接入交流信号。
7,1)数字集成电路;
2)模拟集成电路;
3)数模混合集成电路。
答 案
8,1)六反相器;
2)三 3输入与非门;
3) 10-4优先编码器;
4) 8位移位寄存器。
答 案
9,使与数码管相连的译码器 74LS47的 3管
脚 LT接低电平,如果该数码管的 a~g段
全部为高电平,即各显示段全亮,则证
明该数码管是好的,否则是坏的。
答 案
10,1)设置载波的函数(正弦波)、频率( 10KHz)和幅度 (1V);
2)设置 AM(按 SHift+AM);
3)设置调制波的波形 (如果是正弦波,就不用再设置了 );
4)设置调制波频率 (Shift+Freq);
5)把调制度设置为 80% (Shift+Level)。
答 案
11,线性非失真 。
答 案
6????
i
f
V R
R
A
12,
答 案
13,
1)使负载得到不失真的电压信号;
2)电压增益,输入电阻,输出电阻。
答 案
14,1)输出功率(尽可能大);
2)管耗(尽可能小);
3)效率尽可能高;
4)非线性失真(尽可能小)。
答 案
15,1) TTL
2 CMOS
3) ECL。
答 案
16,1)正逻辑;
2)负逻辑;
3)正逻辑;
4)负逻辑 。
答 案
17,一般每一个双列直插集成芯片的一侧都有一
个半圆缺口或圆点凹槽标记,如果正视集成芯
片的型号(此时标记应该在芯片的左侧)那么
标记下方的引脚为第一引脚,依次逆时针计数,
上述芯片引脚识别法国内外管脚均相同。
答 案
18,1) 4.5~5.5;
2) 3~18。
答 案
19,放大器的带载能力。
答 案
20,1)增大;
2)减小。
答 案
21,1)饱和失真;
2)截止失真。
答 案
22,1)小; 2)大;
3)小; 4)宽。
答 案
4V
3, 8 V
2V 23,1) PNP;
2) C;
3) B;
4) E。
答 案
24,1)有用信号;
2)无用。
答 案
25,1)电压增益 ;
2)输入阻抗 ;
3)输出阻抗 ;
4)直接耦合。
答 案
26,TTL与非门有灌电流负载和拉电流负
载两种负载形式,由于与非门的 IIH 远远小
于 IIL,通常以输出低电平(灌电流)时的
带载能力来定义与非门的扇出系数。
答 案
27,参考 TTL与非门的电路
结构;根据逻辑关系适当接
高低电平。
答 案
28,普通结构的 TTL逻辑门的
输出端都不允许并联使用,由
推拉式输出结构考虑。
答 案
29,应注意考虑干扰问题 。
答 案
30,电路结构、工作速度、功
耗、电压范围等方面 。
答 案
31,可以 。
答 案
32,可以,高阻 。
答 案
33,分析异或门的功能表 。
答 案
34,0,0,1(反码输出)。
答 案
35,代数法及卡诺图法 。
答 案
36,加三 。
答 案
37,超前进位方式 。
答 案
38,可选用多片比较器级联实现 。
答 案
39,并行快 。
答 案
40,2,5,10进制。
答 案
41,可以利用灭零端 。
答 案
42,是;
为了限流,保护数码管。
答 案
43,R和 S端不能同时为低电平;
R和 S端不能同时为高电平。
答 案
44,DAC0832是 CMOS型 8位数字模拟 -转换器,
用倒 T形电阻网络转换是电流输出型,需外加运
算放大器。数据输入可以直通数字输入、双缓冲
输入或单缓冲输入三种工作方式。可以与微处理
器直接接口,电源电压可从 +5V到 +15V。
答 案
45.在集成电路的使用中,要考虑器件的电
器特性参数,如不同类型的器件逻辑电平
标准不同;此外,还应考虑到器件的工作
频率,延迟特性等。
答 案
46.它们都是移位寄存器。 74LS195是带
有并行存取功能的四位单向移位寄存器;
74LS194是可并行存取的四位双向移位寄
存器,具有左移、右移、保持及清除等功
能。
答 案
47,同步计数器内部的触发器拥有同一
个时钟信号,在时钟的作用下各触发器同
时翻转。
异步计数器内部的触发器没有共同
的时钟信号 。
答 案
48,从定义上看,计数器与分频器是两种不同的概念。分频器
是一种使输出脉冲频率为输入频率的 N倍或 1/N的器件( N≥2
的整数)。分频器是一种时间基准信号产生电路,经过分频器
可以产生不同的时基信号供数字系统使用。
计数器可以实现分频器的功能。实际上,计数器和计数式
分频器是通用的,如十进制计数器也可以看作是十分频器,通
常 N进制计数器就是计数脉冲的 N分频器。
答 案
49,设计方法自选,利用控
制管脚选用多片 193级联实
现 。
答 案
50,在 193内部有加计数和减
计数两个时钟端,完成加减计数
时分别选用不同的时钟端。
答 案
51.电源电压应由, +”极性变为
,-, 极性;电解电容应该正负
倒向。
答 案
52,不相同,二者正好相反。
因为,NPN型晶体管集电极电压为, +”
极性电压时,晶体管才可正常工作; PNP型
晶体管因其 PN结与 NPN型管刚好相反,所
以集电极电压为, -, 极性电压时,才能正
常工作。所以,两种晶体管工作后,输出特
性曲线分布区域正好相反,使在饱和失真和
截止失真时,对波形底部和顶部的切割正好
相反。
答 案
53.因为放大器交流负载线斜率为:
- 1/Rc∥ R L,所以 RL会使动态
范围变小。
当 RL >>Rc时, 可近似认为 RL
对动态范围无影响 。
答 案
54,截止状态。
答 案
55,饱和状态。
答 案
56,截止失真;
减小三极管 B极与电源之间
的偏置电阻的阻值 。
答 案
57,饱和失真 ;
增大三极管 B极与电源之间的
偏置电阻的阻值 。
答 案
V
f
0 A B 58,
Ma=[(B-A)/(B+A)] × 100%
答 案
59.首先找到放大器输出幅度最大不失真时所对应的输入
信号的频率为中心频率。增大输入信号的频率,在放
大器输出信号幅度下降到最大不失真幅度的 0.707倍
时所对应的频率为通频带的上限频率值;减小输入信
号的频率,同样在放大器输出信号幅度下降到最大不
失真幅度的 0.707倍时所对应的频率为通频带的下限
频率值。放大器通频带的宽度为两个频率值的差。
答 案
L
L
oo 1 RUUR ??
?
???
?
? ??
60.可采用输出换算法测量输出电阻
公式为,。 其中 Uo为放大器
空载时的输出电压, UL为放大器接入负
载后负载两端的电压, RL为放大器接入的
负载值 。
答 案
R
UU
UR
???
?
???
? ?
??
?
? 1
oo
o
i
61.可采用输出换算法测量输入电阻
公式为,
其中 Uo为放大器输入端与输入信号之间不串接电
阻的输出电压,Uo ’为放大器输入端与输入信号之
间串接电阻的输出电压,R为放大器输入端与输入
信号之间串接的电阻的阻值。
答 案
62.含有直流分量的正弦信号 。
答 案
63,耦合方式为 DC方式;
输出波形与输入的交流信号的
波形在相位上有 180度的反相,幅
度大小相同,但具有 -3V的直流分
量(即输出波形的对称轴下移 -
3V)。
答 案
64.要求输出的三角波的幅度、积分时
间和集成运算放大器的最大输出电
压 。
答 案
65,是由于 RC值选取过大,当 RC时间常数
太大时,放电太慢,使输出电压在输入信号
包络下降的区段内跟不上包络的变化,造成
在这一段时间内,二极管始终截止,输出仍
为 RC放电波形而与输入无关。
答 案
66,当 ma较大时,在调制信号包络线的负半周内,
输入信号幅值可能小于 UR( RL上的直流电压),
造成二极管截止,在一段时间内输出信号不能跟
随输入信号包络变化,出现了底部切割失真现象。
直到输入信号振幅大于 VRL时,才恢复正常。
答 案
67.是一等于 0V的直线 。
答 案
68,载波信号幅度的改变不会影响输出的
调幅波的调制系数,调制信号幅度的改
变会影响输出的调幅波的调制系数 。
答 案
69,惰性失真和负峰切割失真。
答 案
70.译码器 74LS47输出 低 电平有效,可
与 共阳 数码管直接相连。
答 案
71,译码器 74LS48输出 低 电平有
效,可与 共阴 数码管直接相连。
答 案
72,74LS147的功能是 对高位进行
优先编码 。输入、输出均为 低电平
有效。
答 案
73,低位进位端 Co没接地 。
答 案
74,同步:各触发器的翻转由同一个时钟
控制;
异步:各触发器的翻转不受同一个时
钟控制 。
答 案
75.同步清零:有清零信号时,还需等待
有效时钟的触发输出才清零;
异步清零:有清零信号时,不需等待
有效时钟的触发就可使输出清零 。
答 案
结 束
END