[VHDL]硬件描述语言的诞生与发展 :::::::: 来源: http://www.mcublog.com/more.asp?name=lalabu&id=2819 小刀 发表于 2005-8-27 11:30:17 硬件描述语言是一个硬件工程师要掌握的最基本知识之一,下面简单介绍一下硬件描述 语言的诞生与发展。 1. 硬件描述语言的起源: 人们为了把复杂的电子电路用文字文件方式描述并保存下来,方便他人了解电路内容, 就诞生了最初的硬件描述语言。经过多种硬件描述语言诞生与淘汰的演变,当前国内外普遍 使用的主流硬件描述语言只有两种:VHDL和Verilog HDL。还有ABEL和AHDL等。 2. VHDL : 以ADA语言为基础,由美国国防高级研究计划局(DARPA)开发。1985年完成第一版, 1987年成为IEEE标准(IEEE1076),1993年增修为IEEE1164标准并使用至今。1996年又加 入电路合成标准程序和规格,成为IEEE1076.3标准。美国国防部规定其为官方ASIC设计 语言。 1995年,中国国家技术监督局出版的《CAD通用技术规范》中,推荐VHDL为我国硬 件描述语言的国家标准。 3. Verilog HDL:   以C语言为基础,由GDA(Gateway Design Automation)公司的Phil Moorby创建于1983 年。1989年CADENCE公司收购了GDA公司,拥有了Verilog HDL的独家专利。于1990 年正式发表了Verilog HDL,并成立OVI(Open Verilog International)组织推进其发展。1995 年CADENCE公司放弃了Verilog HDL专利,使之成为IEEE标准(IEEE1364)。    4. 关于VHDL与Verilog HDL的比较:   不存在优劣之分。相同电路用这两种硬件描述语言分别编码,长度也大体相同。现在 常用的各种仿真/综合工具均为二者通用。在日本,VHDL用户略多于Verilog HDL,例如: NEC,日立,福田电子,丸文等公司通常习惯使用VHDL;而松下,CASIO等公司习惯使 用Verilog HDL。和习惯有关,一个公司通常习惯于使用其中一种。    5. 硬件描述语言的近期发展: 目前及今后若干年内,VHDL和Verilog HDL仍将是硬件描述语言主角。因为它们已经 经过无数应用实例的验证,能够满足各类复杂的逻辑功能要求,各种配套工具软件也非常成 熟完善。至于Spec C, System C等新型硬件描述语言,将来成为主流还是被淘汰出局,则与 语言本身以及各种配套工具软件是否功能更加强大,使用更加简便,更易于学习掌握,以及 与人们已经习惯的语言及工具是否有相似性和延续性等因素有关。 6. 硬件描述语言(VHDL)的突出优点: 1).打破了IC设计者与使用者的界线,使原先的IC使用者在掌握了VHDL之后,都变成 了IC设计者,都能够随心所欲地设计出具备多个CPU功能的复杂专用芯片。 2). VHDL及其配套工具软件简单易学,直观明了,便于迅速掌握,也便于修改。 3).极大地缩短了专用芯片的开发周期,降低开发成本,加快了产品更新换代的速度,提 高产品的市场竞争力。 4). 大大缩小电路板面积和整机体积,提高产品可靠性,增强产品功能,实现技术保密。 5). 可实现电路设计的模块化和积木式多级组合。各模块均可在今后被重复再利用(调 用)。 6). 完全实现拥有整机的自主知识产权,不再在关键芯片(专用芯片)的进口及价格方面 受制于人。这一点对目前我国尤为重要。