1
第五章 实验系统箱介绍
一、概述
本实验系统主要由 FPGA主芯片
( FLEX10K10LC84)和外围丰富的输入输出外
设构成。 FPGA主芯片的所有用户可用 I/O口均没
有同任一外设固定接死,而仅仅以插孔的形式存
在,这为用此开发系统设计出复杂多样的实验提
供了极大的灵活性。
所有外设的接口逻辑都很友好,外设的驱动
已在系统内部为用户设计好,用户可以对所有外
设接口用简单的 TTL逻辑电平进行操作。
2
3
二、接口逻辑定义
(一) FPGA主芯片
( FLEX10K10LC84)
环绕 FPGA主芯片的三排圆插孔将芯
片所有的可用端口直接引出,插孔旁的数
字 /标号就是芯片上被外连的管脚号。用户
可根据编译完成后的结果,直接用连线将
对应管脚号的插孔同所选外设的接口插孔
相连。
4
FPGA主芯片及引脚,
5
引出接线
端口标号
位置 对应
EPF 10K10LC84
的引脚号
电特性 备注
PI N1 6 ~30 适配器左侧 PI N1 6 ~30 13 个 I/O 可编程输
入 / 输出
PI N3 5 ~53 适配器下侧 PI N3 5 ~53 14 个 I/O 同上
PI N5 4 ~73 适配器右侧 PI N5 4 ~73 15 个 I/O 同上
PI N 7 8 ~8 4
,2 ~1 1
适配器上侧 PI N 7 8 ~ 8 4,
2 ~1 1
13 个 I/O 同上
C LK1
C LK2
适配器左上

1
43
C LK1
C LK2
全局时钟
输入
C LR n 适配器左上

44 R ESET 全局清除
输入
OE 1n 适配器左上

83 OE 全局使能
输入
主芯片引脚分布,
6
(二)时钟源
六路单独时钟
( 20MHz ~ 1Hz),
按频率范围高
低排列为,
CLK0 > CLK1>
CLK2 > CLK3>
CLK4 > CLK5
通过两组跳线
排进行分频
7
(三)普通输入输出器件接口
1、开关
主板中间偏下位置设有,
12个按键开关 K1 ~ K12
(不按为,1”,按下为,0”)
18个拨码开关 D17 ~ D0(拨上为,1”,拨
下为,0”)
8
2,LED灯
主板中间偏上位置有两排列共
16个 LED灯,输入高电平亮。
(四)扫描类接口外设
1,8位七段数码管
共阴极数码管,字形输入端为 a,b,c,d,e,
f,g,Dp。对应标准数码管的七个段位和一个小
数点,高电平有效。
[SEL2,SEL1,SEL0]译码后确定哪一位数码
管被点亮。
9
2,16× 16 LED点阵
[L0 ~ L15]对应点阵的行输入,高电平有效。
[KIN3,KIN2,KIN1,KIN0]译码后为点
阵列选通,决定哪一列被点亮。
10
LED点阵
11
(五)模拟器件类接口
1,ADC558
8位电压输出数 /模转换器
接口如下,
D0 ~ D7,D/A的数据输入端,TTL电平输入
/CS,D/A的片选端,TTL电平输入
/CE,D/A的数据锁存信号,TTL电平输入
2、集成运放 LM358
位于 D/AC右侧,放大倍数为 2。
3、模拟静态电压输入
是一可调电位器,其 OUT插孔可输出 0 ~ 5V静
态电压。
12
4、扬声器
其输入端 IN置,1”时扬声器响。
13
(六)单片机接口
14
(七)模拟可编程器件接口
Lattice公司器件 ispPAC10
15
(八)编程接口
主板左上角有两个 10脚的插座,
分别为模拟器件和数字器件编程接口。
通过下载电缆与计算机的并口相连。