第 10章 FPGA硬件设计
<EDA技术 与应用 > 课程讲义
下一章
合肥工业大学 彭良清
上一章
本节内容
一,配置和下载电路设计
二,复位、时钟、清零等专用引脚处理
三,I/O接口设计
四,电源设计和功耗估计
五,高速电路设计
六,LVDS接口设计
七,示例,Cyclone系列 FPGA的硬件设计
本节参考文献
1,Altera FPGA/CPLD设计(高级篇),EDA
先锋工作室 吴继华、王诚等编,人民邮电
出版社,2005年 7月
2,Altera公司,AN315,Guidelines for
Designing High-Speed FPGA PCBs
3,Altera公司,White Paper:Board Design
Guidelines for LVDS Systems
4,深圳华为技术有限公司:硬件硬件工程师
手册 1997年版
5,西安大唐电信公司,FPGA设计经验谈
配置和下载电路设计
? FPGA配置和下载电路
设计必须 保证以下几点,
1,满足调试要求
2,满足现场运行要求
3,满足软件设计的升级要求
? 如何自制下载电缆?( 长度 和 类型 )
? 所有配置和下载电路、下载电缆制作均可
从相关 芯片手册 上得到。
I/O接口设计
?I/O接口的标准和电平兼容
?未用 I/O引脚处理
?高速接口设计
高速电路设计
?基本概念
?PCB布线
?电源系统设计
?阻抗匹配
?EMC设计
LVDS接口设计
?本部分内容根据 Altera公司资料,Board
Design Guidelines for LVDS Systems”和
其他网上文献参考得到。
示例,Cyclone系列 FPGA的硬件设计
The end
The end.
以下内容

正文的引用,
可不阅读。