数字电子技术试题二 一、选择题(每小题3分,共15分) 1.十六进制数(3E)H对应的十进制数是 。 (A)62 (B)60 (C)52 (D)50 2.逻辑函数F(A,B,C)=Σm(0,1,4,6)的最简“与非式”为 。 (A)F= (B) F= (C) F= (D) F= 3.函数F =AB +BC,使F=1的输入ABC组合为 。 (A) ABC=000 (B) ABC=010 (C) ABC=101 (D) ABC=110 4.OC门组成电路如图所示,其输出函数F为 。 (A)F=AB+BC (B) F= (C)F=(A+B)(B+C) (D) F= 5.基本RS触发器如图所示,为使触发器处于“置1”状态,其SR应为 。 (A) SR=00 (B) SR=01 (C) SR=10 (D) SR=11  二.与或非门组成的电路如图所示(10分): 1.写出输出函数的表达式 2.列出其真值表 三.试用与非门设计一组合逻辑电路,其输入为三位二进制数,当输入中有奇数个1时输出为1,否则输出为0。要求列出真值表,写出逻辑函数表达式,画出逻辑图(输入变量允许有反变量)。(10分) 四.已知用8选1数据选择器74LS151构成的逻辑电路如下图所示,请写出输出L的逻辑函数表达式,并将它化成最简“与或”表达式。(10分) 五. (14分) (1)写出D,T,T’三种触发器的特性方程,然后将D触发器分别转化成T和T’触发器,画出连线图。 (2)有一下降沿触发的JK触发器,已知CP,J,K信号波形,画出Q端的波形。(设Q的初始态为0) 六.试分析以下同步时序逻辑电路,并写出分析过程。(16分)  七.用中规模集成计数器74LS161构成初始状态为0010的七进制计数器。(9分) (1)画出状态转换图; (2)画出电路图。 附表1 74161功能表 CP   EP ET D3 D2 D1 D0 Q3 Q2 Q1 Q0  × × 0 × × × × × × × × 0 0 0 0  ↑ 1 × 0 × × A B C D A B C D  × 1 1 0 × × D0 × × ×  保 持  × 1 1 × × × × 0 × × × ×   ↑ 1 × 1 1 1 × × × × 计 数   八.说明下图所示电路的名称。计算电路的暂稳时间tw,根据计算的tw值,说明输入如图所示的触发信号是否合理。(8分)  九、简述TTL门电路和CMOS门电路各有什么特点。(7分) 数字电子技术试题二答案 一、选择题(每小题3分,共15分) 1.A; 2.D; 3.D; 4.B; 5.B。 二、(10分) (1) (2)真值表 A B C F  0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 0 0 1 0 1 1 1  三、(10分) 真值表(3分) 2. 3.逻辑图略(3分) 四、(10分) 五、(14分) (1)RS触发器  D触发器  JK触发器  T触发器  T′触发器  (2)(6分) 六、(16分) (1) (2) (3)    0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 1 1 0 1 1 1 0 1 1 1 1 0 0 1 0 0 0 1 0 1 1 1 0   七、(9分) (1) (2) 八、(8分) 单稳态触发器 , 所以触发器信号不合理。 九、(8分) 半导体存储器分为只读存储器(ROM)和读写存储器两大类,ROM在工作时只能读不能写,但掉电时仍可保存信息,RAM工作时既可读,也可写,但掉电时信息丢失。