改进系列 TTL集成电路主要使为了提高工
作速度,降低功耗。
采用有源泄放电路、抗饱和三极管、降低
电阻值
在 TTL与非门电路中,除与非门外,还
有与门、或门、非门、或非门、与或非门、
异或门等集成电路。它们的特性与 TTL与非
门基本相似,不再作分析。
基本 TTL与非门的扇入端是有
限的,在实际应用中当需要的输入
端数超过器件的扇入系数时,可以
采样带与扩展端的与非器件并接。
?EXP
0
1
。导通,、截止,,14342 ?FDTTT
。截止,、导通,,04342 ?FDTTT
多射极三极管本身具有与逻辑
关系,可以将多射极管作为与扩展
器。
VCC
5VR
1
F
R2
R3
R4
T2
T3
T4
D4T1AB
EXP
VCC
R1
F
5VR
2
R3
R4
T2
T3
T4
D4T1AB
EXP
&AB FEXP
&A1B1 F1
EXP
&A2B
2
F2
分析图示电路,实现何种逻辑。
A B F
0 0
0 1
1 0
1 1
列真值表,写出逻辑表达式。
0
0
0
1
有 1为 0,全 0为 1,是或
非逻辑。
BAF ?? BA ??
三极管 C,E并联实现
或非逻辑。
CCV
A B
F
F
D4
R3
T4
VCC
5VR
2 R4
T3
T2
R1
T1A1
B1
T2
R1
T1A3
B3
T2
R1
T1A2
B2
11BAF ?
2211 BABAF ??
332211 BABABAF ???
TTL与非门,VOH=3.6V,VOL=0.3V。在有些场合需要高电压、
大电流、而且输出端可以并联。 TTL基本门电路显然不能满足
要求。
分立元件门电路输出端能够实现输出端并联。
当 A或 B是高电平时,F为低电平。
只有 A与 B都是低电平时,F才为高电平。
BABAF ????
非之与=或之非,两个逻辑门输
出端相连,可以实现输出相与的
功能。称为 线与 。
TTL与非门输出端能不能实现并联?
A B F
0 0 1
0 1 0
1 0 0
1 1 0
FVCC
B
VCL
VCC
A
VCL
F1
F2
VOH
VOL
TTL与非门采用推拉输出级 。 两管轮流导
通, 而且不论处于开态, 还是关态, 都呈现低
阻抗 。
例如:两个 TTL与非门输出端并联, 其中
F1 = VOH,F2 = VOL。 F1电路 T4管截止, 处于关
态, 输出阻抗为 100Ω。 F2电路, T4管饱和, 处
于开态, 输出阻抗为 10~20Ω 。 此时有很大负
载电流通过两个门电路输出端 。
负载电流经 VCC→R 4→T 3→D 4→T 4′→ 地 。
这个电流有 3 ~ 40 m A,结果会使 T3,T4’三极管
损坏 。 因此输出端不能并联 。
在接口电路中, 经常要用到输出端可以并
联的逻辑电路 实现线与逻辑 。 那么如何实现门
电路输出并联? OC门可以实现输出端并联 。
VCC
T4
T3
D4
T4
VCC
T3
D4
OC门是在 TTL与非门的基础上去掉
R4,T3,D4 把 T4管集电极开路 。使用时外
接电源及上拉电阻。
OC门能不能完成与非功能?
当 A,B中有一个,0”时,T2,T4截止,VO=1。
当 A,B全为,1”时,T2,T4饱和,VO=0。
ABVO ?
只要 R和电源 V选择合适,就能保
证对输出高、低电平的要求。同时使 T4
管的负载电流又不过大。
OC门逻辑符号。
OC门输出端可以并联,实现线与功能。
CDABCDABF ????
R2
R3
R1
T1A
B
VCC
T2
R4
T3
D4
T4
V
R
A
B F
&
?
VCC
R
FAB & ?
C
D
&
?
T1 T2
T3
T4
D4
VCC(5V)
F
1 1
A
B
EN
D
P
TTL门输出有两种状态, 逻辑 0逻辑 1 这两种状态都是低阻输出。
三态门输出有三种状态,
逻辑 0
逻辑 1
高阻状态 相当于输出悬空
三态门结构,三态门是在普通门的基础上增加控
制电路和控制端组成。
当 EN=0时,P=0,T1深饱和,T2,T4止
D导通。 VVVV
DPC 17.03.02 ?????
截止43 DT,
即:当 EN=0时,T3,D4,T2,T4均
截止,输出悬空呈高阻状态。
当 EN=1时,P=1,D截止,电路正常实现与非逻辑功能。 ABF ?
0 01 1
高有效 低有效
三态门简单应用:
总线结构,分时
传送,任何时刻仅有
一个 EN=1,把选中的门
输出传送到总线,未
选中的门输出相当于
和总线断开。
T1 T2
T3
T4
D4
VCC(5V)
F
1 1
A
B
EN
D
&AB
EN F
&AB F
EN
&AB
EN
&AB F
EN
&A1B1
EN1
&A2B2
EN2
&AnBn
ENn
EN1
EN2
ENn